您现在的位置:融合网首页 > 芯片 > 标准 >

Tensilica推出快于ISS 40~80倍的TurboXim快速功能仿真器 

来源:中国半导体行业协会 作者: 责任编辑:admin 发表时间:2018-07-04 13:31 
核心提示:Tensilica公司今日宣布推出TurboXimTM快速功能仿真器,其比Tensilica经过验证、周期级精确的ISS(指令集仿真器)快40到80倍。Tensilica同时推出可自动生成SystemC模型以匹配Xtensa® 可配置处理器和钻石系列标准处理器所有可能配置的新内核。这个新产品显著加速了利用

Tensilica公司今日宣布推出TurboXimTM快速功能仿真器,其比Tensilica经过验证、周期级精确的ISS(指令集仿真器)快40到80倍。Tensilica同时推出可自动生成SystemC模型以匹配Xtensa® 可配置处理器和钻石系列标准处理器所有可能配置的新内核。这个新产品显著加速了利用一个或多个Xtensa可配置处理器IP核或钻石系列标准处理器IP核进行SoC设计的ESL(嵌入式系统级)设计和架构研究。

Tensilica市场副总裁Steve Roddy表示,“随着SoC设计持续向千万门增长,我们需要继续向设计工程师提供更高抽象层面的强有力的工具。TurboXim快速仿真器在设计流程最初就提供更好的SoC规划,帮助设计工程师上升到系统级设计。同时,设计工程师可灵活地采用标准C/C++自动生成的C模型或者SystemC自动生成的C模型进行设计。”

用于快速功能仿真的TurboXim

本款新型TurboXim快速功能仿真器可对Xtensa或者钻石系列标准处理器IP核的指令集进行仿真。通过采用本征代码编译技术,取得比标准ISS(指令集仿真器)快40到80倍的速度。TurboXim仿真器对于高度迭代的代码(例如一个矩阵乘法DSP核),其最高性能为每秒超过1亿8千百万周期,对典型的Xtensa或者钻石系列标准处理器上的复杂代码,可保持每秒5千万的仿真周期,甚至可每秒2千5百万周期进行更复杂的仿真,如在VLIW(超长指令字)音频DSP处理器配置上进行一个AAC(高级音频编码)音频解码器的仿真。(注:本处列举的仿真器速度指在一台具有一颗3 GHz Opteron 256处理器的Linux工作站上运行单核仿真速度。) 这使得SoC设计工程师和软件开发工程师对Xtensa和钻石系列标准处理器IP核的软件进行仿真时速度近似于其运行在FPGA原型机或模拟环境中的速度,或者近似于处理器在实际SoC中运行时的速度。

TurboXim对软件开发和功能验证来说相当有用。当一个SoC设计工程师拥有Xtensa或者钻石系列标准处理器IP核的XTSC或者XTMP模型(如下)时,他能够建立一个全芯片的系统模型,并执行快速的功能仿真,同时可提供一个非常高效的软件开发环境。

Tensilica期望大多数客户也采用TurboXim和它的ISS进行混合仿真。在混合仿真中,应用开发工程师可利用任意一种仿真器对同一应用的不同部分进行仿真,并可以在其间动态地进行切换。这使设计工程师可以搜集到完整应用的统计分析信息,或该应用最重要部分的详细分析信息。

XTSC:自动的SystemC模型生成器

Tensilica公司的XTSC(XTensa SystemC) SystemC 2.1 模型同时支持钻石系列处理器IP核和工程师定义的Xtensa处理器IP核的配置,包括所有工程师定义的定制部分。Tensilica公司的Xtensa处理器生成器根据Xtensa 7和Xtensa LX2处理器IP核的每一种配置自动的生成XTSC模型。Tensilica公司提供的这种自动化机制增加了设计工程师在创造特定的Xtensa处理器配置时的自由度,这些配置被优化以适应不同的任务需要。

Tensilica公司的SystemC模型可被用于Tensilica公司的标准周期精确的指令集仿真器(ISS)或者TurboXim快速功能仿真器。由于SystemC是一种新兴的行业标准,在SoC设计的设计流程早期,Tensilica公司的客户可利用由SystemC咨询公司和EDA提供商组成的一个大的正在增长的第三方生态系统来建立设计模型。

Tensilica公司继续提供其专有的XTMP (XTensa 建模协议)系统级建模环境给那些希望有一个灵活且功能强大然而相对简单的基于C的建模环境来进行高层系统设计的设计工程师们。XTMP提供了一个真实的多核环境,包括本地和系统存储器的存储器建模。XTMP提供各种各样实现、控制和显示系统仿真结果的选项来对多核、存储器以及用户自定义器件进行配置。(注:SystemC是一种基于C++的建模环境。XTMP为用户提供一种传统的ANSI C接口API。)

多处理器IP核设计的改进

为进一步提高软件开发工程师进行多处理器IP核SoC设计的效率,Tensilica公司进行其他改进。Tensilica的Xtensa Xplorer™集成开发环境已集成一项改进的多处理器IP核调试功能,令SoC设计工程师在同一个调试环境中既可对多核设计的XTMP和XTSC仿真进行调试,还可对SoC硬件本身进行调试。该调试器可处理基于周期精确的ISS和快速功能TurboXim仿真器的各种仿真。甚至,这个改进的多核调试工具可完美实现多核系统硬件的同步调试。这意味着一位开发工程师可选择中断(停止)每一个处理器的执行程序或者同时暂停所有处理器中的执行程序。

(责任编辑:admin)
    • “扫一扫”关注融合网微信号

    免责声明:我方仅为合法的第三方企业注册用户所发布的内容提供存储空间,融合网不对其发布的内容提供任何形式的保证:不保证内容满足您的要求,不保证融合网的服务不会中断。因网络状况、通讯线路、第三方网站或管理部门的要求等任何原因而导致您不能正常使用融合网,融合网不承担任何法律责任。

    第三方企业注册用户在融合网发布的内容(包含但不限于融合网目前各产品功能里的内容)仅表明其第三方企业注册用户的立场和观点,并不代表融合网的立场或观点。相关各方及作者发布此信息的目的在于传播、分享更多信息,并不代表本网站的观点和立场,更与本站立场无关。相关各方及作者在我方平台上发表、发布的所有资料、言论等仅代表其作者个人观点,与本网站立场无关,不对您构成任何投资、交易等方面的建议。用户应基于自己的独立判断,自行决定并承担相应风险。

    根据相关协议内容,第三方企业注册用户已知悉自身作为内容的发布者,需自行对所发表内容(如,字体、图片、文章内容等)负责,因所发表内容(如,字体、图片、文章内容等)等所引发的一切纠纷均由该内容的发布者(即,第三方企业注册用户)承担全部法律及连带责任。融合网不承担任何法律及连带责任。

    第三方企业注册用户在融合网相关栏目上所发布的涉嫌侵犯他人知识产权或其他合法权益的内容(如,字体、图片、文章内容等),经相关版权方、权利方等提供初步证据,融合网有权先行予以删除,并保留移交司法机关查处的权利。参照相应司法机关的查处结果,融合网对于第三方企业用户所发布内容的处置具有最终决定权。

    个人或单位如认为第三方企业注册用户在融合网上发布的内容(如,字体、图片、文章内容等)存在侵犯自身合法权益的,应准备好具有法律效应的证明材料,及时与融合网取得联系,以便融合网及时协调第三方企业注册用户并迅速做出相应处理工作。

    融合网联系方式:(一)、电话:(010)57722280;(二)、电子邮箱:2029555353@qq.com dwrh@dwrh.net

    对免责声明的解释、修改及更新权均属于融合网所有。

    相关新闻>>

      关于我们 - 融合文化 - 媒体报道 - 在线咨询 - 网站地图 - TAG标签 - 联系我们
      Copyright © 2010-2020 融合网|DWRH.net 版权所有 联系邮箱:dwrh@dwrh.net 京公网安备 11011202002094号 京ICP备11014553号